本发明公开发表了一种由分数阶电容构成的三次非线性磁控忆阻电路,包括运算放大器O1,运算放大器O1的负输入端连接电阻R0的一端并共同连接到外加正弦电压源,电阻R0的的另一端接地,运算放大器O1的正输入端直接与输出端相连,运算放大器O1的输出端还通过电阻R1与运算放大器O2的负输入端连接,运算放大器O2的负输入端与运算放大器O2的输出端通过分数阶电容Cq连接,运算放大器O2的正输入端接地,运算放大器O2的输出端与乘法器M1的两个输入端分别连接,乘法器M1的输出端与乘法器M2的一个输入端连接,乘法器M2的另一个输入端连接外加正弦电压源,所述乘法器M2的输出端连接有反相器,提供了一种可以进行数值仿真和电路仿真的的三次非线性磁控忆阻器电路。