本发明属于电子电路技术领域,具体涉及一种基于数字逻辑实现的频移高斯脉冲产生电路,延时模块的第一输入端与延时控制信号输出端连接,延时模块的第二输入端与触发信号输出端连接;延时模块的输出端与脉冲产生逻辑模块的第一输入端连接,延时模块的输出端与脉冲组合逻辑的第一输入端连接,脉冲组合逻辑的输出端与输出端Vout连接;译码模块的输入端与控制信号输出端连接,译码模块的第一输出端与脉冲产生逻辑模块的第二输入端连接,译码模块的第二输出端与脉冲组合逻辑单元的第二输入端连接。具有低功耗、小面积、较大调节范围的有益效果。