本发明涉及一种时间域ADC全摆幅前端电路,包括,第一比较器、数字编码模块、第一核心电路和第二核心电路,第一比较器用于判断输入的第一差分信号与第二差分信号的大小,并将判断结果传送至数字编码模块;数字编码模块根据判断结果输出数字信号;第一核心电路包括第一置位电平选择开关,第一置位电平选择开关根据数字信号选择电压信号,第一核心电路对第一差分信号进行采样处理输出Start信号;第二核心电路包括第二置位电平选择开关,第二置位电平选择开关根据数字信号选择电压信号,第二核心电路对第二差分信号进行采样处理输出Stop信号。本发明的时间域ADC全摆幅前端电路可以扩宽至全摆幅。