本发明涉及一种全数字低压低功耗钟控电压比较器,包括:反相器、延迟线、电源输入端、接地端、时钟信号端、同相电压输入端、反相电压输入端、同相电压输出端、反相电压输出端;其中,所述时钟信号端分别与所述反相器、所述延迟线连接,所述延迟线分别与所述同相电压输入端、所述反相电压输入端连接,所述电源输入端分别与所述反相器、所述延迟线连接,所述接地端分别与所述反相器、所述延迟线连接。该全数字低压低功耗钟控电压比较器,不仅能够缓解常规钟控电压比较器设计的困难,电路性能也能够通过充分利用先进纳米工艺的优点而得到提升。